User Tools

Site Tools


projects:maps21:s:dcont:code:code

Zurück

VHDL-Code

Wie oben beschrieben dienen zwei Punktmatrixelemente der “Realtime-Anzeige” der Trafo Stati im 50 Hz-Takt (20ms). Dabei müssen mitunter auch 10µs kurze Pulse erfasst und zwischengespeichert werden und live angezeigt werden. CPLDs sind grundsätzlich schnell genug, was Mikrocontroller mit sequentieller Arbeit nur bedingt sind. 4 Der VHDL- Code (In Arbeit ist hier beschrieben):

https://git.gsi.de/BEA_HDL/MAPS_CPLD_Gateware

Messbeeich, Dekodierer Klemmpulse
Code CPLD1 Code CPLD2
projects/maps21/s/dcont/code/code.txt · Last modified: 2024/05/01 18:41 by carsten