☚ [[projects:maps21:s:schaltung | Schaltungen ]] ★ ^ hinten %%>>>>>>>>>%% vorne ^^^^^^^^^^ ^ ^ 1. ^ 2. ^ 3. ^ 4. ^ 5. ^ 6. ^ 7. | ^ ^ ^ Schaltungen: | @#999999: [[ projects:maps21:s:subd:subd|SubDback]] | @#999999: [[projects:maps21:s:ext:extend|BackExtend-V1]] | @#999999: [[ projects:maps21:s:mdr:mdr|MDR-IO]] | @#999999: [[projects:maps21:s:dcont:dcont|DisplayContr-V1]]| @#CCFFCC: [[projects:maps21:s:fr:front|Front]] | @#CCFFCC: [[ projects:maps21:s:sel:select|Selektor]] | @#FFCCCC: [[projects:maps21:s:q_d:q_d|Q+D]] ^ | [[projects:sig:signal|Signaltransfer]]\\ über alles | ^ ::: | @#CCFFCC: [[projects:maps21:s:subd2:subd2|SubDback-V2]] | @#CCFFCC: [[projects:maps21:s:ext2:ext2|BackExtend-V2]] | @#CCFFCC: [[projects:maps21:s:mdr2:mdr2|MDR-IO-V2]] | @#CCFFCC: [[projects:maps21:s:dcont2:dcont2|DisplayContr-V2]] | X | X | X ^ ::: | ::: | | |||||||^ ::: | ::: | ^ Layouts: | @#999999: [[ projects:maps21:s:back-l:back-l|SubDback]] | @#999999: [[ projects:maps21:s:ext-l:ext-l|BackExtend]] | @#999999: [[ projects:maps21:s:mdr-l:mdr-l|MDR-IO]] | @#999999: [[projects:maps21:s:dcont-l:dcont-l|DisplayContr]] | @#CCFFCC: [[ projects:maps21:s:fr-l:front-l|Front]] | @#CCFFCC: [[ projects:maps21:s:se-l:select-l|Selected]] | @#FFCCCC:[[projects:maps21:s:q_d-l:q_d-l|Q+D]] ^ ::: | ::: | ^ ::: | @#CCFFCC: [[ projects:maps21:s:backv2-l:backv2-l |SubDback-V2]] | @#CCFFCC: [[ projects:maps21:s:ext-l2:ext-l2|BackExtend-V2]] | @#CCFFCC: [[ projects:maps21:s:mdr2-l:mdr2-l|MDR-IO-V2]] | @#CCFFCC: [[projects:maps21:s:dcontv2-l:dcontv2-l|DisplayContr-V2]] | X | X | [[projects:maps21:s:mdr2:mdr2|MDR-IO-V2]] ^ ::: | ::: | ### Bestellt und in Herstellung (Leiterkarte) ### Ersetzt! ====== Quick & Dirty Schaltung ====== Acht Trafos (☛ [[projects:maps21:s:q_d:q_d:8aus55|Auswahl]]) werden hochohmig parallel abgegriffen: Es werden nur die Analogsignale abgenommen. Angesteuert wird vom alten Digitizer. Die Analogsignale werden gebuffert und differetiell 100Ω getrieben an die Adcs hinter den RJ45 Buchsen übergeben! Projektpfad: K:\GsiJob\SD\MAPS-2021\MDR-Q+D {{:projects:maps21:s:q_d:screenshot_20220116-173645_firefox.jpg?direct&100|Preis}} ===== Anschluss Schema ===== | \\ %%<<<%% Trafos 1-4\\ \\ %%<<<%% Trafos 5-8\\ \\ \\ \\ %%<<<%% Rahmenpuls 1-2\\ \\ %%<<<%% Klemmpuls 1-2\\ \\ | {{:projects:maps21:s:q_d-l:mdr-io-q_d.png?nolink&400|}} | \\ %%<<<%% Rahmenpuls 1-2\\ ======\\ Trafo 1-4\\ ======\\ %%<<<%% +5V in \\ %%<<<%% -5V in\\ ======\\ Trafo 5-8\\ ======\\ %%<<<%% Klemmpuls 1-2 | @#CCFFCC: {{:projects:maps21:s:q_d:flachband_am_trafo.png?direct&300|Flachband am Trafo}} | ===== Page 3 - Signal-Buffer ===== Aktuelles Problem: Eine minimal andere Version des Treibers wurde bestellt, AD813**2**ARMZ statt AD813**1**ARMZ wurde bestellt und eingesetzt. Die eingesetzte Version hat nicht die eingezeichneten internen Feedbackwiderstände. Bei der eingesetzten Version müssen die Widerstände außerhalb des Chips eingesetzt sein; das ist im Layout aber nicht vorgesehen. In Korrektur des falsch eingesetzten Treibers werden dabei zwei Varianten der Schaltung ersatzweise getestet:\\ 1.) Rückkopplung ß2 =1, ß1 = 0 (kein Feedback), K1\\ 2.) Externe Feedbackwiderstände RF = 2 MΩ, K2\\ 3.) Keine Rückkopplung ß2 =0, ß1 = 0 (kein Feedback), K3-8: | @#AADDFF: **☛ ♠ Ergebnis der durchgeführten Messungen ist mittlerweile, das eine Verstärkung 1:1 am sinnvollsten ist.\\ Dazu betragen die vier Widerstände RG RF alle 1 MΩ, um das laufende MAPS nicht zu beeinflußen in seinem Signal. Im neuen MAPS-2021 betrügen diese Widerstände im Standalonebetrieb dann alle 340 Ω. Die Eingangsimpedanz würde dann wie gewollt 680 Ω betragen! Der an den Eingängen parallele Widerstand 1,24k verändert dagegen die Verstärkung und wird nicht eingesetzt!\\ ☛ ♠ Weiter ist somit die Benutzung des Bausteins mit externen Feedbackwiderständen __AD8132ARMZ__ sinnvoller als des Bausteins mit eingebauten 2:1-Verstärkungsnetzwerk "AD8131ARZ**! | ^ Eingang Buffer ^ Buffer ^ Ausgang ^ | Sig+ an W2-rot\\ Sig- an W4-gelb\\ am Flachband (s.ob.) | {{:projects:maps21:s:q_d:m2:signalbufferung.png?direct&200|}} | Ch1-gelb = Sig+\\ Ch2-blau = Sig-\\ Ossziabgriff Pol. wie Plan unten\\ Signal am ADC wg. Dokumenten Inkonsistenz! | Leider schwang das System: Lag an eingesetzten Billigsteckernetzteilen, getaktet. Nun durch Labornetteil ersetzt! ^ Messungen: ^^^ ^ Labor ^ LSB4\\ Anlage ^ Software GUI ^ | ★ [[projects:maps21:s:q_d:m1:m1|M1]] verschiedene ext. Anpassg. | ★ [[projects:maps21:s:q_d:m4:m4|M4]] verschiedene ext. Anpassg. | [[projects:maps21:s:q_d:sw1:sw1|SW1]] | | ★ [[projects:maps21:s:q_d:m2:m2|M2]] verschiedene ext. Anpassg. | | | | ★ [[projects:maps21:s:q_d:m3:m3|M3]] verschiedene ext. Anpassg.\\ Auch mit Einzelpulser! | | | | ★ [[projects:maps21:s:q_d:m5:m5|M5]] komplementär mit Trafo | | | | ★ [[projects:maps21:s:q_d:m6:m6|M6]] Alles 1 MΩ | | | {{ :projects:maps21:s:q_d:mdr-io-q_d-page3.pdf |Schaltung P3.pdf}} {{:projects:maps21:s:q_d:mdr-io-q_d-page3.png?direct&1200|Bild}} :-( Aufgrund von Diskrepanzen in den gestellten Trafounterlagen ist das Signal negiert angeschlossen: __Sig+ an Pin9__ und __Sig- an Pin10__ ((Wie in Bedienungsanleitung Trafo FG428.231)) statt wie in Zusammenstellung H. Bräuning und Flachband-T-Stück oben!\\ :-( Am Kanal K7 wird umgekehrt polar gemessen (nur Osszy), da die orangen Adern falsch umgekehrt abgegriffen wurden: Sig+ ist NICHT dunkel blau --- sondern hellblau! ===== Page 2 - Rahmen+Klemm ===== 1.) Bezüglich der Rahmenpulse wird von 50 Ω getriebenen TTL-Pegeln single ended bezogen auf Masse ausgegangen als Eingangssignal.\\ 2.) Die Rahmenpulse haben CMOS-Pegel (12-15V) bezogen auf Masse. Sie werden parallel zwischen Treiber (Digitizer) und Trafo-Kopfelektronik abgegriffen. Der Klemmpuls ist am Trafo mit 12,7 kΩ abgeschlossen. Er wird daher herunter geteilt auf TTL-Pegel! {{ :projects:maps21:s:q_d:mdr-io-q_d-page2.pdf |Schaltung P2.pdf}} {{:projects:maps21:s:q_d:schematic1_page2.png?direct&1200|Page 2}} ---- ☚ [[projects:maps21:s:schaltung | Schaltungen ]] ★