This shows you the differences between two versions of the page.
Both sides previous revision Previous revision Next revision | Previous revision Last revision Both sides next revision | ||
projects:maps21:s:mdr2:mdr2 [2024/03/17 08:50] carsten [Timing letzte 4ms UNILAC] |
projects:maps21:s:mdr2:mdr2 [2024/04/16 20:08] carsten [Hinweise Schaltplan] |
||
---|---|---|---|
Line 55: | Line 55: | ||
==== Timing letzte 4ms UNILAC ==== | ==== Timing letzte 4ms UNILAC ==== | ||
- | Die zwanzig 1 ms-Takte im 50 Hz/ 20ms-Takt werden gezählt, von jeder Periode neu getriggert synchronisiert zur grundlegenden Stromphase. Die letzten 4ms beinhalten immer potentiell Strahl und bieten so ein Beschleunigerunabhängiges Timing. Die Klemmung ist low active (Beige)! | + | Die zwanzig 1 ms-Takte im 50 Hz/ 20ms-Takt werden gezählt, von jeder Periode neu getriggert synchronisiert zur grundlegenden Stromphase. Die letzten 4ms beinhalten immer potentiell Strahl und bieten so **ein Beschleunigerunabhängiges, UNILAC synchrones |
| {{: | | {{: | ||
Line 91: | Line 91: | ||
★ [[projects: | ★ [[projects: | ||
- | ===== Korrigierte Schaltplanfehler | + | ===== Hinweise Schaltplan |
:!: | :!: | ||
^ Pos. ^ Kurz ^ Beschreibung | ^ Pos. ^ Kurz ^ Beschreibung | ||
- | | | + | | 1. | Monitorverstärkung zu gross |
- | | 2 | Keine 3,3V Spannungsüberwachung | {{ : | + | | |
- | | 3. | 4,5V statt 3,3V? | liefert der unbelastet 3,3V Regler eine höhere Leerlaufspannung? | + | | |
- | | | + | |
- | | 5. | Klemmpulse | + | |
- | | 6. | Ausgangs Common Mode Offset | + | |
- | | 7. | Kein Feedback --- kein 1:1 | • Externen Feedbackwiderstände zwischen den Eingängen und den Ausgängen eingefügt!\\ • 100 nF Stützkondensatoren | + | |
- | | | + | |
- | | 9. | Treiber für Single ended ADC ohne Feedback | + | |
===== Erweiterte IO-Belegung ===== | ===== Erweiterte IO-Belegung ===== | ||